

### Universidad Nacional de San Martín Sistemas de Procesamiento de Datos

### <u>UNIDAD 7 = Unidad de control, pipelines,</u> <u>RISC y CISC</u>

Tecnicatura en Programación Informática Tecnicatura en Redes Informáticas

> Profesor: Fabio Bruschetti Ayudante: Pedro Iriso

> > 2024 - 2C



- La Unidad de Control (UDC o CU) Es la encargada de la coordinación y orquestación de todas las tareas para la <u>ejecución de las</u> <u>instrucciones en formato binario</u> (bajo nivel).
- Durante la ejecución de una instrucción, la UdC generará todas las señales eléctricas internas necesarias para la conexión y desconexión de las diferentes unidades estructurales internas de la CPU y las señales eléctricas externas (señales de lectura, escritura, etc.).
- La <u>ALU</u> realiza las <u>operaciones aritméticas y lógicas</u> ordenadas por la unidad de control → Procesa los datos.







- Inicialmente, eran cableadas
  - Las conexiones necesarias para la ejecución de cada instrucción se hacían con cables externos.
- Ahora, microprogramadas
  - Los cables fueron reemplazados por circuitos que se conectaban o desconectaban con un "1" o un "0".



- Estos unos y ceros de Control están almacenados en la UDC.
- Cada instrucción se ejecuta en la UDC como un conjunto de microinstrucciones. A este conjunto se lo denomina microprograma.
   Cada microinstrucción ocupada un ciclo de CLK.



### Secuenciamiento interno de microinstrucciones

- De acuerdo a como se ubiquen las microinstrucciones en la memoria de control se tendrán dos tipos de secuenciamiento de las mismas.
- Secuenciamiento implícito: Las microinstrucciones se encuentran ordenadas secuencialmente en la memoria física en direcciones contiguas. Se emplea un incrementador al cual ingresa la dirección de la microinstrucción en curso y de esa manera se accede a las subsiguientes microinstrucciones.
- Secuenciamiento explicito: Las microinstrucciones no se encuentran ordenadas secuencialmente en la memoria de control, por lo tanto, cada microinstrucción incorpora la dirección de la siguiente microinstrucción.

### Secuenciamiento: Implícito



### Secuenciamiento: **Explícito**



Señales eléctricas para todo el HW

6

#### Formato de instrucciones

El formato consiste en un primer paquete de bits que define la operación (OpCode o COP = Código de Operación) y luego una serie de paquetes de bits (Objects) con la información complementaria para completar la operación

Formato de instrucciones de longitud variable (VAX)

| Operación y nro. | Especificador de la | Dirección 1 | L | Especificador de la | Dirección n |
|------------------|---------------------|-------------|---|---------------------|-------------|
| de operandos     | dirección 1         | Dirección 1 |   | dirección n         | Dirección n |

Formato de instrucciones de longitud fija (DLX, MIPS, PowerPC, HP-PA, SPARC)

| Operación Dirección 1 | Dirección 2 | Dirección 3 |
|-----------------------|-------------|-------------|
|-----------------------|-------------|-------------|

#### Formato de instrucciones combinados (IBM 360, IBM 370, Intel 80x86)

| Operación | Especificador de la dirección   | Dirección                       |             |  |
|-----------|---------------------------------|---------------------------------|-------------|--|
|           |                                 |                                 |             |  |
| Operación | Especificador de la dirección 1 | Especificador de la dirección 2 | Dirección   |  |
|           |                                 |                                 |             |  |
| Operación | Especificador de la dirección   | Dirección 1                     | Dirección 2 |  |

#### Formato de instrucciones en 8086/88



- D = Desde/hacia registros
- W = Transferencia de 1 o 2 bytes
- MOD = Modo de direccionamiento
- REG = Registros involucrados
- R/M = Lugar del segundo operando registro/memoria
- Desplazamiento/Data = Dependiendo de la instrucción (Objetos)
- Ejemplo: MOV AX,1234 → B8 34 12

Immediate to Register

| TOTTWIND   Gata   Gata if W = 1 | 1 0 1 1 w reg | data | data if w = 1 |
|---------------------------------|---------------|------|---------------|
|---------------------------------|---------------|------|---------------|

| REG Code | Register Selected |
|----------|-------------------|
| 000      | AL AX             |

#### Set de instrucciones

- Es el conjunto de instrucciones disponible para el programador. Son códigos binarios que tienen una asociación a un lenguaje simbólico denominado assembler (o ensamblador)
- El lenguaje assembler que se utilice para programar atará la ejecución a un microprocesador determinado
- Cada instrucción está caracterizada por un código de operación
- Mover datos desde la CPU a la memoria
  - MOV AX, ....  $\rightarrow$  "B8<sub>h</sub>"





#### Set de instrucciones

- Set de instrucciones
  - El código de operación de una instrucción provee en forma directa o indirecta (a través de un decodificador) el lugar en donde se encuentra de la primera microinstrucción del microprograma a ejecutar
  - Cada instrucción del "set" indica los registros que lee o modifica
  - La longitud de cada instrucción depende del tipo de instrucción
    - Registro/Registro o Registro/Memoria
    - Comparación o Manejo de Bits
    - Salto Condicional o Salto Incondicional
  - Cada instrucción puede demandar más o menos de ciclos de reloj para su ejecución completa

### Contador de Programa (PC)

- Llamado "PC" = Program Counter
- Contiene la dirección de la próxima instrucción a ejecutarse
- Es parte de la arquitectura del computador (es accesible por el programador)
- Cuando se inicia la ejecución de un programa nuevo, se carga este registro con la dirección de la primera instrucción del programa en cuestión
- Dependiendo del tipo de instrucción a ejecutar y de la lógica del programa, el PC se comportará de diferentes maneras

### Contador de Programa: Modo <u>Habitual</u>

- El PC se carga con la dirección de la primera instrucción del programa
- Se lee y se incrementa en 1 para proseguir leyendo la próxima posición de memoria
- A=1 y B=1
- Ejemplo
  - MOV AX, 1234<sub>h</sub>
  - INC AX
  - ...



### Contador de Programa: Modo Salto

- Se ha procesado un salto en la ejecución del programa. Se deberá continuar la ejecución en una posición distinta a la próxima (funcionamiento habitual)
- Se carga el contador de programa en forma directa
- Se continua luego la ejecución en forma habitual
- A=0 y B=1
- Ejemplo
  - MOV AX, 1234<sub>h</sub>
  - JMP AB97<sub>h</sub>
  - ...



### Contador de Programa: Modo Indirección

- El objeto requerido no se encuentra ubicado a continuación
- Se resuelve la indirección y se la carga en el buffer de direccionamiento
- La ejecución del programa no se altera → El PC no cambia
- A=X y B=0
- Ejemplo
  - MOV AX, [C70E]
  - INC AX
  - ...



#### Ciclo de instrucción

- La UDC ejecutará instrucciones siguiendo un ciclo repetitivo al que llamaremos Ciclo de Instrucción
- El ciclo de instrucción de nuestro procesador es el siguiente:



IF = Instruction Fetch (Búsqueda del Código de Operación)

ID = Instrucion Decode (Decodificación del Código de Operación)

OF = Operand Fetch (Búsqueda de los operandos u objetos restantes)

EX = Execution (Ejecución de la operación)

#### Ciclo de instrucción

 Un Microprograma es una secuencia de Microinstrucciones, denominando así al conjunto de señales eléctricas que serán necesarias para dicha ejecución



#### Ciclo de instrucción

- Búsqueda del Código de Operación (Instruction Fetch)
  - La UDC procederá a acceder a la MP a la dirección donde apunta el PC y leerá el COP. Esté COP vendrá por el bus de datos y será alojado en un registro interno llamado Instruction Register (Registro de Instrucción).

| Operación | Especificador de la dirección   | Dirección                       |             |
|-----------|---------------------------------|---------------------------------|-------------|
|           |                                 |                                 |             |
| Operación | Especificador de la dirección 1 | Especificador de la dirección 2 | Dirección   |
|           |                                 |                                 |             |
| Operación | Especificador de la dirección   | Dirección 1                     | Dirección 2 |

- Decodificación del Código de Operación (Instruction Decode)
  - El contenido del registro de instrucción será decodificado (mediante un Decoder o Decodificador) entregando la posición de la Memoria de Control en donde se encuentra la primera microinstrucción a ejecutar. A partir de allí, la UDC por si sola recorrerá todas las microinstrucciones del microprograma de ejecución de la instrucción

### Ejecución de microprogramas



#### Capacidad de direccionamiento

- La capacidad de direccionamiento de un procesador se referirá a varias características.
   Indicará cuántas direcciones (en binario) es capaz de generar para:
  - Acceder a la memoria física (MP)
  - Acceder a los puertos de entrada/salida
  - Acceder a la memoria virtual (si posee esta característica)
- La capacidad de direccionamiento para "n" bits es 2<sup>n</sup>
- La cantidad de bits de cada dirección estará dada por la cantidad de pines que tenga el microprocesador en el bus de direcciones
- El Intel 8086/8088 tiene 20 bits (A<sub>0</sub>...A<sub>19</sub>)
- Para el acceso a los periféricos solo se utilizarán los primeros 16 bits (A<sub>0</sub>...A<sub>15</sub>) es decir, 65.536 direcciones (desde la 0000<sub>h</sub> hasta la FFFF<sub>h</sub>).

```
40 Vcc (+5V)
<-- A14 <-> D14
                          31 HOLD,
            D6 10
                                    !RQ/!GTO <->
            D5 11
                          30 HLDA,
            D4 12
                          29 !WR,
                                    !LOOK
            D3 13
                          28 M/!IO, !S2
            D2 14
                          27 DT/!R, !S1
            D1 15
                          26 !DEN, !SO
        <-> DO 16
                          25 ALE,
         -> NMI 17
                          24 ! INTA, QS1
        -->INTR 18
                          23 !TEST <--
        --> CLK 19
                          22 READY <--
                          21 RESET <--
```

#### **Paralelismo**

- Técnica para reducción de tiempos y costos de recursos
   → Mejorar la performance
- Paralelismo temporal
  - Solapar tiempos en un mismo dispositivo
- Paralelismo espacial
  - Agregar más dispositivos para trabajar al mismo tiempo



# Paralelismo: Multiprocesamiento simétrico (SMP)

- Todos los procesadores (2 o más):
  - Son independientes entre sí
  - Son de similares características
  - Comparten el mismo espacio de memoria y de Entrada/Salida
  - Poseen similares tiempos de acceso a la misma Memoria Principal
  - Pueden ejecutar los mismos algoritmos o funciones
  - Son controlados por un único Sistema Operativo integrado
- Multicores
- Es transparente para el usuario
- Brinda un incremento sensible en la performance

# Paralelismo: Multiprocesamiento en Clústeres

- Compiten con los SMP
- Conjunto de computadores que trabajan como si fueran una sola super-computadora
- Cada computadora puede funcionar por sí sola como un ordenador con todas las funciones
- Nodo → Cada computador del clúster
- Se enlazan o comunican a través de una red:
  - De Área Local (LAN Local Area Network)
    - Infiniband EDR: cerca de 195 Gbps (giga bits por seg.)
    - Fiber Channel: 128 Gbps
  - De Área Ampliada (WAN Wide Area Network)
- Poseen discos compartidas por todos los computadores con configuración redundante de discos (RAID – Redundant Array of Inexpensive Disks)







RAID 1



# Acceso Uniforme y Heterogéneo a Memoria (UMA y NUMA)

#### Acceso Uniforme (Homogéneo)

- Todos los procesadores comparten el mismo espacio de memoria
- Los tiempos de acceso a la memoria son independientes del procesador que acceda

# Núcleo 1 Núcleo 2 Núcleo 3 Núcleo 3 Núcleo 4

#### Acceso No Uniforme (Heterogéneo)

- Cada procesador tiene un espacio propio de memoria que no comparte con otros procesadores
- Se utiliza el caché L3 para compartir entre todos procesadores y los niveles L2 y L1 son propios
- Esto evita que los datos compartidos circulen por los buses ya que están en el L3
- Coherencia de caché entre todos los niveles



### Pipelines de instrucciones

#### Pipeline

- En la segmentación de instrucciones, cada etapa o segmento de la cadena está especializada en una tarea específica de la "línea de ejecución" y lleva a cabo siempre la misma actividad
- Esta tecnología es propia de procesadores eficientes

#### Tipos

- Aritméticos
- de Instrucción
- de Procesador
- Uni/Multifuncionales
- Estáticos/Dinámicos
- Escalares/Vectoriales















Instrucción B 
$$egin{array}{c} S_1 \\ S_2 \\ S_3 \end{array}$$

Instrucción C  $S_1$  C C C  $S_2$ 





Instrucción B  $S_2$   $S_3$ 

Instrucción C

| $S_1$ | С |   |   |   | С |   | С |   |
|-------|---|---|---|---|---|---|---|---|
| $S_2$ |   | C | C | O |   |   |   |   |
| $S_3$ |   |   |   |   |   | С |   | С |



Instrucción B  $S_2$   $S_3$ 

Instrucción C

| $S_1$ | С |   |   |   | С |   | С |   |
|-------|---|---|---|---|---|---|---|---|
| $S_2$ |   | С | C | C |   |   |   |   |
| $S_3$ |   |   |   |   |   | С |   | С |

29





Instrucción B  $S_2$   $S_3$ 

Instrucción C

Instrucción A

| $S_1$ | С |   |   |   | С |   | С |   |
|-------|---|---|---|---|---|---|---|---|
| $S_2$ |   | С | С | C |   |   |   |   |
| $S_3$ |   |   |   |   |   | С |   | С |



Instrucción B 
$$S_2$$
  $S_3$ 

Instrucción C

| $S_1$ | С |   |   |   | С |   | С |   |
|-------|---|---|---|---|---|---|---|---|
| $S_2$ |   | C | С | C |   |   |   |   |
| $S_3$ |   |   |   |   |   | С |   | С |





$$\begin{array}{c} S_1 \\ S_2 \\ S_3 \end{array}$$

Instrucción C 
$$egin{array}{c} S_1 \\ S_2 \\ S_3 \end{array}$$





Instrucción B 
$$egin{array}{c} S_1 \\ S_2 \\ S_3 \end{array}$$

Instrucción C 
$$S_2$$
  $S_3$ 





|       | $t_0$ | $t_1$ | $t_2$ | $t_3$ | $t_4$ | $t_5$ | $t_6$ | $t_7$ | $t_8$ | $t_9$ |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| $S_1$ | Α     | U     | В     | Α     | В     | U     | Α     | O     |       |       |
| $S_2$ |       | Α     | С     | С     | С     | В     | В     | Α     | В     |       |
| $S_3$ |       |       | Α     | В     | Α     | Α     | C     | В     | С     | В     |





# Pipelines de instrucciones: Tablas de reservas



### Problemas en los Pipelines: de **Datos**

- Pueden aparecer cuando la CPU trata de ejecutar instrucciones en forma simultánea y entre ellas hay dependencia de datos (hazards)
- Hay tres tipos de problemas
  - De datos, de control y de estructura
- Problemas de datos: <u>RAW (Read-After-Write)</u>
  - Un registro modificado, es leído inmediatamente luego. Como la modificación puede no haber finalizado, la lectura puede ser errónea
    - i1.R2 = R1 + R3
    - i2.R4 = R2 + R3
  - En nuestro procesador, un ejemplo sería:
    - MOV AX, BX
    - MOV [DS:0302], AX

### Problemas en los Pipelines: De <u>Datos</u>

- Problemas de datos: WAR (Write-After-Read)
  - Similar al anterior pero alternando la lectura por modificación y viceversa
    - i1.R4 = R1 + R3
    - i2.R3 = R1 + R2
  - En nuestro procesador, un ejemplo sería:
    - MOV SI, AX
    - MOV AX,  $[BX + 20_h]$

#### Problemas en los Pipelines: De <u>Datos</u>

- Problemas de datos: WAR (Write-After-Write)
  - Se ejecutan dos instrucciones que escriben el mismo operando. La primera puede terminar luego de la segunda
    - I1.R2 = R1 + R2
    - $i2.R2 = R4 \times R7$
  - En nuestro procesador, un ejemplo sería:
    - MOV DX, 200<sub>h</sub>
    - MOV DX, offset DATONUEVO

### Problemas en los Pipelines: De Control

- Problemas de control: <u>Saltos condicionados</u>
  - Ocurren cuando una instrucción de salto deberá ejecutarse pero no se puede saber si la condición de salto será satisfactoria con lo cual la próxima instrucción a ejecutar no es la que físicamente está a continuación del salto
    - i1.A = B C
    - i2.JMP A = 0 to i.n
    - $i3.D = A \times B$
  - En nuestro procesador sería:



| 073F:0100 | B401   | MOV | AH,01   |
|-----------|--------|-----|---------|
| 073F:0102 | CD21   | INT | 21      |
| 073F:0104 | 3COD   | CMP | AL,OD   |
| 073F:0106 | 7478   | JZ  | 0180    |
| 073F:0108 | EBF6   | JMP | 0100    |
| 073F:0180 | B8004C | MOV | AX,4C00 |
| 073F:0183 | CD21   | INT | 21      |

## Problemas en los Pipelines: De **Estructura**

- Problemas de estructura: Necesito más hardware
  - Ocurren cuando dos instrucciones requieren una misma unidad estructural (por ejemplo la ALU)
    - i1.JMP A = 0 ← Requiere la ALU para comparar
    - i2.CMP A,B ← Requiere la ALU para comparar
  - En nuestro procesador sería:
    - ADD AX, BX
    - MUL CX

#### Solución al problema de Datos: Forwarding

Forwarding (bypassing o short-circuiting): Se envía el dato necesario de manera anticipada, sin esperar a que se actualice el registro final. Lo manda antes (desde la etapa MEM a donde se lo requiera)
Memory





43



#### Solución al problema de Control: **Predicción de saltos**

- Se basa en poder determinar si una condición de salto (o bifurcación) en el flujo de instrucciones se ejecutará o no
- Esto permitirá a la CPU encontrar y ejecutar instrucciones sin tener que esperar que se resuelva la condición de salto
- Estos predictores se utilizan en arquitecturas con Pipeline, con lo cual evitan que el pipeline de instrucciones se vacíe



## Solución al problema de Control: **Predicción de saltos**

#### Predictores de saltos: Estáticos

- No se basan en la dinámica del código, solo de la instrucción aislada. Simplemente predicen que el salto no va a ocurrir, con lo cual continúan con la instrucción siguiente. Cuando condición de salto es evaluada, si se da, continua la ejecución el la dirección de salto
- Otros asumen que los saltos "hacia atrás" ocurrirán, mientras que los saltos "hacia delante" no lo harán. Efectivos para LOOPs

#### Predictores de saltos: Dinámicos

- Se basa en una larga lista de historia de saltos. Es más preciso.
- Se guardan bits indicando si en el pasado se ejecutó el salto o no
- Se basa en conceptos neurales

## Solución al problema de Control: **Predicción de saltos**

#### Predictores de saltos dinámicos

- Utilización de 2 bits para historia de saltos
- Si una predicción se cumple, se mantiene la predicción
- Si una predicción no se cumple por primera vez, lo registra pero mantiene la predicción

Si una predicción no se cumple por segunda vez consecutiva, se cambia la predicción

cambia la predicción







#### Solución al problema de Estructura: <u>Más</u> <u>unidades</u>

- Agregaremos más estructuras.
- Si por ejemplo, tengo que realizar dos instrucciones en donde debe intervenir la ALU, debiera esperar a que finalice la primera para poder ingresar la segunda.

Por ello, se pueden integrar en lugar de una ALU, 2

ALUs.



#### Superpipelines

- Llamado "Pipeline Superescalar". Presente en CPU modernos
- Pipelines con un gran número de pequeñas etapas para aumentar el paralelismo (profundidad del pipeline) y así mejorar la performance en la ejecución de instrucciones
- Características
  - Mayor cantidad de etapas (stages)
  - Múltiple despacho de instrucciones (más de una por ciclo de reloj)
  - Ejecución fuera de orden
  - Ejecución especulativa (sin saber si se ejecutarán finalmente)
  - Avanzados predictores de saltos

# Superpipelines

Core 2 Duo



IBM PowerPC 970FX conocido como G5





# Procesadores superescalares y el paralelismo espacial

- Procesadores con un <u>único núcleo</u> y <u>múltiples Pipelines</u> de instrucción. El núcleo contiene múltiples unidades de ejecución
- Se pueden ejecutar <u>varias instrucciones simultáneamente</u> en un mismo ciclo de reloj
- Cada Pipeline puede ser <u>general</u> o estar <u>especializado</u> en diferentes tipos de instrucciones
- Incorporan otras características:
  - Ejecución fuera de orden
  - Ejecución especulativa, etc.
- Múltiples pipelines en paralelo implica <u>mantener un flujo de</u> <u>instrucciones continuo</u> para alimentarlos

Procesadores superescalares y el paralelismo espacial



A88581-66 SX837

### Pipelines de cálculo: ALU punto flotante

Pipeline Sumador de Punto Flotante en 4 etapas



Un sumador pipeline de punto flotante de cuatro etapas de procesamiento.





- CISC = Complex Instruction Set Computer
- Set de instrucciones complejo donde cada una es un conjunto de más de una micro-instrucción
- Todas las micro-instrucciones están en la Memoria de Control en la UDC
- Poseen múltiples modos de direccionamiento
- Las instrucciones tienen distintos tamaños, tardan distinto
- Los registros son de propósito específico
- IBM System/360, PDP-11, VAX, Motorola 68000, e <u>Intel</u>
   <u>familia x86</u>

#### **Complete 8086 instruction set**

#### Quick reference:

|      | CMPSB        |      |             |        | MOV   |       |       |
|------|--------------|------|-------------|--------|-------|-------|-------|
| AAA  | <b>CMPSW</b> | JAE  | <b>JNBE</b> | JPO    | MOVSB | RCR   | SCASB |
| AAD  | CWD          | JB   | JNC         | JS     | MOVSW | REP   | SCASW |
| AAM  | DAA          | JBE  | JNE         | JZ     | MUL   | REPE  | SHL   |
| AAS  | DAS          | JC   | JNG         | LAHF   | NEG   | REPNE | SHR   |
| ADC  | DEC          | JCXZ | <b>JNGE</b> | LDS    | NOP   | REPNZ | STC   |
| ADD  | DIV          | JE   | JNL         | LEA    | NOT   | REPZ  | STD   |
| AND  | HLT          | JG   | JNLE        | LES    | OR    | RET   | STI   |
| CALL | IDIV         | JGE  | JNO         | LODSB  | OUT   | RETF  | STOSB |
| CBW  | IMUL         | JL   | JNP         | LODSW  | POP   | ROL   | STOSW |
| CLC  | IN           | JLE  | JNS         | LOOP   | POPA  | ROR   | SUB   |
| CLD  | INC          | JMP  | JNZ         | LOOPE  | POPF  | SAHF  | TEST  |
| CLI  | INT          | JNA  | JO          | LOOPNE | PUSH  | SAL   | XCHG  |
| CMC  | INTO         | JNAE | JP          | LOOPNZ | PUSHA | SAR   | XLATB |
| CMP  | IRET         | JNB  | JPE         | LOOPZ  | PUSHF | SBB   | XOR   |
|      | JA           |      |             |        | RCL   |       |       |



- RISC = Reduced Instruction Set Computer
- Basados en el modelo de Harvard
- Set de instrucciones sencillo y con pocas instrucciones, por ejemplo:
  - LOAD / STORE memoria y registros
    - LD, ST, LDI, STI
  - MOVIMIENTO DE DATOS
    - PUSH, POP, SWAP
  - CALCULATE para ejecutar operaciones
    - ADD, SUB, MUL, DIV, MOD (módulo), CMP
  - MANIPULACION DE BITS
    - , AND, OR, XOR, SHL, SHR
  - BRANCH para control de ejecución
    - BEQ (saltar si es igual), BNE (distinto), BGT (mayor que), JMP, NOP
  - ESPECIALES
    - Vectores, criptografía,







- Cada instrucción realiza una micro-tarea (como cada microinstrucción de los CISC)
- No hay memoria de control → no hay micro-programas
- En general, los registros son de propósito general. A veces hay:
  - PC, Instruction Reg., Stack Pointer, Status Reg., Link Reg., Exception Reg.
- En general, las instrucciones demandan un ciclo de reloj excepto:
  - Acceso a la memoria principal
  - Resolución de dependencias entre instrucciones
- Ciclo de instrucción
  - Inst. Fetch → Inst. Decode → Execution → Mem, Access → Write Back
- Mayor velocidad de ejecución y performance
- Hoy en día, las tecnologías CISC y RISC han convergido



Ejemplo de un programa RISC escrito en assembler:

Un programa más complejo: Factorial de un número

MUL R2, R1, R1 → Multiplica el resultado por el número

SUB R1, R1, 1 → Decrementa el número

CMP R1, 0 → ¿El número es cero?

BEQ bucle → Si es cero, salta a la etiqueta "done:"

BR termino → Si no es cero, salta a la etiqueta "termino:"

#### Termino:



# 4

#### Arquitecturas CISC y **RISC**



#### Compiladores

- Cada procesador tiene su set de instrucciones
- Por lo general, no hay compatibilidad binaria de procesadores nuevos con sus predecesores dentro de una misma familia
- Por ejemplo, para procesadores ARM se utiliza comúnmente el GCC (GNU Compiler Collection). Genera código para otras arquitecturas y tiene optimizaciones para distintas versiones de procesadores ARM
- No es necesario tener una versión diferente de compilador para cada chip RISC pero, se debe informar al compilador en que procesador se ejecutará el binario para que aplique las optimizaciones pertinentes
- -march=armv7-a → Versión de la arquitectura ARM (ARMv7-A)
- -mtune=cortex-a9 → Variante de procesador ARM (Cortex-A9)
- Arquitecturas RISC avanzadas implementan Pipelines, ejecución en desorden, ejecución especulativa, etc.



| Característica                                                        | CISC                  | RISC                 |  |
|-----------------------------------------------------------------------|-----------------------|----------------------|--|
| Cantidad de instrucciones en lenguaje máquina                         | Muchas                | Pocas                |  |
| Cantidad de modos de direccionamiento                                 | Muchos                | Pocos                |  |
| Longitud de instrucciones                                             | Varias                | Mayormente fija      |  |
| Cantidad de ciclos de reloj necesarios para ejecutar cada instrucción | Muchas,<br>más de uno | Uno en casi<br>todas |  |
| Instrucciones para acceder a la memoria y registros                   | Muchas                | 2, Load y Store      |  |
| Registros de propósito específico                                     | Si                    | En general no        |  |
| Control microprogramado                                               | Si                    | No                   |  |

## Diagrama en Bloques de una CPU



## **CPU**

#### Diagrama PowerPC G5

